在PCB(印制電路板)中,印制導線用來實現(xiàn)電路元件和器件之間電氣連接,是PCB中的重要組件,PCB導線多為銅線,銅自身的物理特性也導致其在導電過程中必然存在一定的阻抗,導線中的電感成分會影響電壓信號的傳輸,而電阻成分則會影響電流信號的傳輸,在高頻線路中電感的影響尤為嚴重,因此,在PCB設計中必須注意和消除印制導線阻抗所帶來的影響。1印制導線產(chǎn)生干擾的原因PCB上的印制導線通電后在直流或交流狀態(tài)下分別對電流呈現(xiàn)電阻或感抗,而平行導線之間存在電感效應,電阻效應,電導效應,互感效應;一根導線上的變化電流必然影響另一根導線,從而產(chǎn)生干擾;PCB板外連接導線甚至元器件引線都可能成為發(fā)射或接收干擾信號的天線。印制導線的直流電阻和交流阻抗可以通過公式和公式來計算,R=PL/S和XL=2πfL式中L為印制導線長度(m),s為導線截面積(mm2),ρ為銅的電阻率,TT為常數(shù),f為交流頻率。正是由于這些阻抗的存在,從而產(chǎn)生一定的電位差,這些電位差的存在,必然會帶來干擾,從而影響電路的正常工作。2 PCB電流與導線寬度的關系PCB導線寬度與電路電流承載值有關,一般導線越寬,承載電流的能力越強。在實際的PCB制作過程中,導線寬度應以能滿足電氣性能要求而又便于生產(chǎn)為宜,它的最小值以承受的電流大小而定,導線寬度和間距可取0.3mm(12mil)。導線的寬度在大電流的情況下還要考慮其溫升問題。PCB設計銅鉑厚度、線寬
尤其在使用高速數(shù)據(jù)網(wǎng)絡時,攔截大量信息所需要的時間顯著低于攔截低速數(shù)據(jù)傳輸所需要的時間。數(shù)據(jù)雙絞線中的絞合線對在低頻下可以靠自身的絞合來抵抗外來干擾及線對之間的串音,但在高頻情況下(尤其在頻率超過250MHz以上時),僅靠線對絞合已無法達到抗干擾的目的,只有屏蔽才能夠抵抗外界干擾。電纜屏蔽層的作用就像一個法拉第護罩,干擾信號會進入到屏蔽層里,但卻進入不到導體中。因此,數(shù)據(jù)傳輸可以無故障運行。由于屏蔽電纜比非屏蔽電纜具有較低的輻射散發(fā),因而防止了網(wǎng)絡傳輸被攔截。屏蔽網(wǎng)絡(屏蔽的電纜及元器件)能夠顯著減小進入到周圍環(huán)境中而可能被攔截的電磁能輻射等級。不同干擾場的屏蔽選擇干擾場主要有電磁干擾及射頻干擾兩種。電磁干擾(EMI)主要是低頻干擾,馬達、熒光燈以及電源線是通常的電磁干擾源。射頻干擾(RFI)是指無線頻率干擾,主要是高頻干擾。無線電、電視轉播、雷達及其他無線通訊是通常的射頻干擾源。對于抵抗電磁干擾,選擇編織屏蔽最為有效,因其具有較低的臨界電阻;對于射頻干擾,箔層屏蔽最有效,因編織屏蔽依賴于波長的變化,它所產(chǎn)生的縫隙使得高頻信號可自由進出導體;而對于高低頻混合的干擾場,則要采用具有寬帶覆蓋功能的箔層加編織網(wǎng)的組合屏蔽方式。通常,網(wǎng)狀屏蔽覆蓋率越高,屏蔽效果就越好。
1)專門用于探測的測試焊盤的直徑應該不小于0.9mm 。2) 測試焊盤周圍的空間應大于0.6mm 而小于5mm 。如果元器件的高度大于6. 7mm,那么測試焊盤應置于該元器件5mm 以外。3) 在距離印制電路板邊緣3mm 以內不要放置任何元器件或測試焊盤。4) 測試焊盤應放在一個網(wǎng)格中2.5mm孔的中心。如果有可能,允許使用標準探針和一個更可靠的固定裝置。5) 不要依靠連接器指針的邊緣來進行焊盤測試。測試探針很容易損壞鍍金指針。6) 避免鍍通孔-印制電路板兩邊的探查。把測試頂端通過孔放到印制電路板的非元器件/焊接面上。
廠家PCB鋁基板pcn設計問題集第Y部分從pcb如何選材到運用等一系列問題進行總結。1、如何選擇PCB板材?選擇PCB板材必須在滿足設計需求和可量產(chǎn)性及成本中間取得平衡點。PCB鋁基板生產(chǎn)廠設計需求包含電氣和機構這兩部分。通常在設計非常高速的PCB板子(大于GHz的頻率)時這材質問題會比較重要。例如,現(xiàn)在常用的FR-4材質,在幾個GHz的頻率時的介質損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質損在所設計的頻率是否合用。2、如何避免高頻干擾?避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。3、在高速設計中,如何解決信號的完整性問題?信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是靠端接(termination)與調整走線的拓樸。