pcn設計問題集第Y部分從pcb如何選材到運用等一系列問題進行總結。1、如何選擇PCB板材?選擇PCB板材必須在滿足設計需求和可量產性及成本中間取得平衡點。設計需求包含電氣和機構這兩部分。通常在設計非常高速的PCB板子(大于GHz的頻率)時這材質問題會比較重要。例如,現在常用的FR-4材質,在幾個GHz的頻率時的介質損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(dielectric constant)和介質損在所設計的頻率是否合用。2、如何避免高頻干擾?避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數字地對模擬地的噪聲干擾。3、在高速設計中,如何解決信號的完整性問題?信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構等。解決的方式是靠端接(termination)與調整走線的拓樸。
如果阻抗變化只發(fā)生一次,例如線寬從8mil變到6mil后,一直保持6mil寬度這種情況,要達到突變處信號反射噪聲不超過電壓擺幅的5%這一噪聲預算要求,阻抗變化必須小于10%。這有時很難做到,以 FR4板材上微帶線的情況為例,我們計算一下。如果線寬8mil,線條和參考平面之間的厚度為4mil,特性阻抗為46.5歐姆。線寬變化到6mil后特性阻抗變成54.2歐姆,阻抗變化率達到了20%。反射信號的幅度必然超標。至于對信號造成多大影響,還和信號上升時間和驅動端到反射點處信號的時延有關。但至少這是一個潛在的問題點。幸運的是這時可以通過阻抗匹配端接解決問題。如果阻抗變化發(fā)生兩次,例如線寬從8mil變到6mil后,拉出2cm后又變回8mil。那么在2cm長6mil寬線條的兩個端點處都會發(fā)生反射,一次是阻抗變大,發(fā)生正反射,接著阻抗變小,發(fā)生負反射。如果兩次反射間隔時間足夠短,兩次反射就有可能相互抵消,從而減小影響。假設傳輸信號為1V,第Y次正反射有0.2V被反射,1.2V繼續(xù)向前傳輸,第二次反射有 -0.2*1.2 = 0.24v被反射回。再假設6mil線長度極短,兩次反射幾乎同時發(fā)生,那么總的反射電壓只有0.04V,小于5%這一噪聲預算要求。因此,這種反射是否影響信號,有多大影響,和阻抗變化處的時延以及信號上升時間有關。研究及實驗表明,只要阻抗變化處的時延小于信號上升時間的20%,反射信號就不會造成問題。如果信號上升時間為1ns,那么阻抗變化處的時延小于0.2ns對應1.2英寸,反射就不會產生問題。也就是說,對于本例情況,6mil寬走線的長度只要小于3cm就不會有問題。
一個布局是否合理沒有判斷標準,可以采用一些相對簡單的標準來判斷布局的優(yōu)劣。最常用的標準就是使飛線總長度盡可能短。一般來說,飛線總長度越短,意味著布線總長度也是越短(注意:這只是相對于大多數情況是正確的,并不是完全正確);走線越短,走線所占據的印制板面積也就越小,布通率越高。在走線盡可能短的同時,還必須考慮布線密度的問題。如何布局才能使飛線總長度最短并且保證布局密度不至于過高而不能實現是個很復雜的問題。因為,調整布局就是調整封裝的放置位置,一個封裝的焊盤往往和幾個甚至幾十個網絡同時相關聯,減小一個網絡飛線長度可能會增長另一個網絡的飛線長度。如何能夠調整封裝的位置到最佳點實在給不出太實用的標準,實際操作時,主要依靠設計者的經驗觀查屏幕顯示的飛線是否簡捷、有序和計算出的總長度是否最短。飛線是手工布局和布線的主要參考標準,手工調整布局時盡量使飛線走最短路徑,手工布線時常常按照飛線指示的路徑連接各個焊盤。Protel的飛線優(yōu)化算法可以有效地解決飛線連接的最短路徑問題。飛線的連接策略Protel提供了兩種飛線連接方式供使用者選擇:順序飛線和最短樹飛線。在布線參數設置中的飛線模式頁可以設置飛線連接策略,應該選擇最短樹策略。動態(tài)飛線在有關飛線顯示和控制一節(jié)中已經講到: 執(zhí)行顯示網絡飛線、顯示封裝飛線和顯示全部飛線命令之一后飛線顯示開關打開,執(zhí)行隱含全部飛線命令后飛線顯示開關關閉。
一、沉金板與鍍金板的區(qū)別二、為什么要用鍍金板隨著IC 的集成度越來越高,IC腳也越多越密。而垂直噴錫工藝很難將成細的焊盤吹平整,這就給SMT的貼裝帶來了難度;另外噴錫板的待用壽命(shelf life)很短。而鍍金板正好解決了這些問題: 1對于表面貼裝工藝,尤其對于0603及0402 超小型表貼,因為焊盤平整度直接關系到錫膏印制工序的質量,對后面的再流焊接質量起到決定性影響,所以,整板鍍金在高密度和超小型表貼工藝中時常見到。2在試制階段,受元件采購等因素的影響往往不是板子來了馬上就焊,而是經常要等上幾個星期甚至個把月才用,鍍金板的待用壽命(shelf life)比鉛錫合金長很多倍所以大家都樂意采用。再說鍍金PCB在度樣階段的成本與鉛錫合金板相比相差無幾。但隨著布線越來越密,線寬、間距已經到了3-4MIL。因此帶來了金絲短路的問題:隨著信號的頻率越來越高,因趨膚效應造成信號在多鍍層中傳輸的情況對信號質量的影響越明顯:趨膚效應是指:高頻的交流電,電流將趨向集中在導線的表面流動。根據計算,趨膚深度與頻率有關:鍍金板的其它缺點在沉金板與鍍金板的區(qū)別表中已列出。
湖南開發(fā)FPC軟板1.寄生電容過孔本身存在著對地或電源的寄生電容,如果已知過孔在內層上的隔離孔直徑為D2;開發(fā)FPC軟板過孔焊盤的直徑為D1;PCB的厚度為T;板基材的相對介電常數為ε;過孔的寄生電容延Κ了電路中信號的上升時問,降低了電路的速度。如果一塊厚度為25mil的PCB,使用內徑為10mil,焊盤直徑為20mil的過孔,內層電氣間隙寬度為32mil時,可以通過上面的公式近似算出過孔的寄生電容大致為0.259 pF。如果走線的特性阻抗為30Ω,則該寄生電容引起的信號上升時間延長量。系數1/2是因為過孔在走線的中途。從這些數值可以看出,盡管單個過孔的寄生電容引起的上升沿變緩的效用不是很明顯,但是如果走線中多次使用過孔進行層間的切換,設計者還是要慎重考慮的。2.寄生電感過孔還具有與其高度和直徑直接相關的串聯寄生電感。若九是過孔的高度;d是中心鉆孔的直徑;則過孔的寄生電感L近似為在高速數字電路的設計中,寄生電感帶來的危害超過寄生電容的影響。過孔的寄生串聯電感會削弱旁路電容在電源或地平面濾除噪聲的作用,減弱整個電源系統的濾波效用c因此旁路和去耦電容的過孔應該盡可能短,以使其電感值最小。通過上面對過孔寄生特性的分析,為了減小過孔的寄生效應帶來的不利影響,在進行高速PCB設計時應盡量做到:· 盡量減少過孔,尤其是時鐘信號走線;· 使用較薄的PCB有利于減小過孔的兩種寄生參數;· 過孔阻抗應該盡可能與其連接的走線的阻抗相匹配,以便減小信號的反射;