一、PCB沉金采用的是化學(xué)沉積的方法,通過(guò)化學(xué)氧化還原反應(yīng)的方法生成一層鍍層,一般厚度較厚,是化學(xué)鎳金金層沉積方法的一種,可以達(dá)到較厚的金層。二、PCB鍍金采用的是電解的原理,也叫電鍍方式。其他金屬表面處理也多數(shù)采用的是電鍍方式。在實(shí)際產(chǎn)品應(yīng)用中,90%的金板是沉金板,因?yàn)殄兘鸢搴附有圆钍撬闹旅秉c(diǎn),也是導(dǎo)致很多公司放棄鍍金工藝的直接原因!沉金工藝在印制線路表面上沉積顏色穩(wěn)定,光亮度好,鍍層平整,可焊性良好的鎳金鍍層。基本可分為四個(gè)階段:前處理(除油,微蝕,活化、后浸),沉鎳,沉金,后處理(廢金水洗,DI水洗,烘干)。沉金厚度在0.025-0.1um間。金應(yīng)用于電路板表面處理,因?yàn)榻鸬膶?dǎo)電性強(qiáng),抗氧化性好,壽命長(zhǎng),而鍍金板與沉金板最根本的區(qū)別在于,鍍金是硬金(耐磨),沉金是軟金(不耐磨)。1、沉金與鍍金所形成的晶體結(jié)構(gòu)不一樣,沉金對(duì)于金的厚度比鍍金要厚很多,沉金會(huì)呈金黃色,較鍍金來(lái)說(shuō)更黃(這是區(qū)分鍍金和沉金的方法之一),鍍金的會(huì)稍微發(fā)白(鎳的顏色)。2、沉金與鍍金所形成的晶體結(jié)構(gòu)不一樣,沉金相對(duì)鍍金來(lái)說(shuō)更容易焊接,不會(huì)造成焊接不良。沉金板的應(yīng)力更易控制,對(duì)有邦定的產(chǎn)品而言,更有利于邦定的加工。同時(shí)也正因?yàn)槌两鸨儒兘疖洠猿两鸢遄鼋鹗种覆荒湍?沉金板的缺點(diǎn))。3、PCB沉金板只有焊盤(pán)上有鎳金,趨膚效應(yīng)中信號(hào)的傳輸是在銅層不會(huì)對(duì)信號(hào)有影響。4、沉金較鍍金來(lái)說(shuō)晶體結(jié)構(gòu)更致密,不易產(chǎn)成氧化。5、隨著電路板加工精度要求越來(lái)越高,線寬、間距已經(jīng)到了0.1mm以下。鍍金則容易產(chǎn)生金絲短路。沉金板只有焊盤(pán)上有鎳金,所以不容易產(chǎn)成金絲短路。
隨著PCB設(shè)計(jì)復(fù)雜度的逐步提高,對(duì)于信號(hào)完整性的分析除了反射,串?dāng)_以及EMI之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開(kāi)關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時(shí)候,電源的波動(dòng)往往會(huì)給系統(tǒng)帶來(lái)致命的影響,于是人們提出了新的名詞:電源完整性,簡(jiǎn)稱PI(powerintegrity)。當(dāng)今國(guó)際市場(chǎng)上,IC設(shè)計(jì)比較發(fā)達(dá),但電源完整性設(shè)計(jì)還是一個(gè)薄弱的環(huán)節(jié)。因此本文提出了PCB板中電源完整性問(wèn)題的產(chǎn)生,分析了影響電源完整性的因素并提出了解決PCB板中電源完整性問(wèn)題的優(yōu)化方法與經(jīng)驗(yàn)設(shè)計(jì),具有較強(qiáng)的理論分析與實(shí)際工程應(yīng)用價(jià)值。二、電源噪聲的起因及分析對(duì)于電源噪聲的起因我們通過(guò)一個(gè)與非門(mén)電路圖進(jìn)行分析。圖1中的電路圖為一個(gè)三輸入與非門(mén)的結(jié)構(gòu)圖,因?yàn)榕c非門(mén)屬于數(shù)字器件,它是通過(guò)“1”和“0”電平的切換來(lái)工作的。隨著IC技術(shù)的不斷提高,數(shù)字器件的切換速度也越來(lái)越快,這就引進(jìn)了更多的高頻分量,同時(shí)回路中的電感在高頻下就很容易引起電源波動(dòng)。如在圖1中,當(dāng)與非門(mén)輸入全為高電平時(shí),電路中的三極管導(dǎo)通,電路瞬間短路,電源向電容充電,同時(shí)流入地線。此時(shí)由于電源線和地線上存在寄生電感,我們由公式V=LdI/dt可知,這將在電源線和地線上產(chǎn)生電壓波動(dòng),如圖2中所示的電平上升沿所引入的ΔI噪聲。當(dāng)與非門(mén)輸入為低電平時(shí),此時(shí)電容放電,將在地線上產(chǎn)生較大的ΔI噪聲;而電源此時(shí)只有電路的瞬間短路所引起的電流突變,由于不存在向電容充電而使電流突變相對(duì)于上升沿來(lái)說(shuō)要小。從對(duì)與非門(mén)的電路進(jìn)行分析我們知道,造成電源不穩(wěn)定的根源主要在于兩個(gè)方面:一是器件高速開(kāi)關(guān)狀態(tài)下,瞬態(tài)的交變電流過(guò)大;
從IC芯片的發(fā)展及封裝形式來(lái)看,芯片體積越來(lái)越小、引腳數(shù)越來(lái)越多;同時(shí),由于近年來(lái)IC工藝的發(fā)展,使得其速度也越來(lái)越高。這就帶來(lái)了一個(gè)問(wèn)題,即電子設(shè)計(jì)的體積減小導(dǎo)致電路的布局布線密度變大,而同時(shí)信號(hào)的頻率還在提高,從而使得如何處理高速信號(hào)問(wèn)題成為一個(gè)設(shè)計(jì)能否成功的關(guān)鍵因素。隨著電子系統(tǒng)中邏輯復(fù)雜度和時(shí)鐘頻率的迅速提高,信號(hào)邊沿不斷變陡,印刷電路板的線跡互連和板層特性對(duì)系統(tǒng)電氣性能的影響也越發(fā)重要。對(duì)于低頻設(shè)計(jì),線跡互連和板層的影響可以不考慮,但當(dāng)頻率超過(guò)50 MHz時(shí),互連關(guān)系必須考慮,而在*定系統(tǒng)性能時(shí)還必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設(shè)計(jì)必須面對(duì)互連延遲引起的時(shí)序問(wèn)題以及串?dāng)_、傳輸線效應(yīng)等信號(hào)完整性(Signal Integrity,SI)問(wèn)題。當(dāng)硬件工作頻率增高后,每一根布線網(wǎng)絡(luò)上的傳輸線都可能成為發(fā)射天線,對(duì)其他電子設(shè)備產(chǎn)生電磁輻射或與其他設(shè)備相互干擾,從而使硬件時(shí)序邏輯產(chǎn)生混亂。電磁兼容性(Electromagnetic Compatibility,EMC)的標(biāo)準(zhǔn)提出了解決硬件實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射干擾以及本身抵抗外部電磁干擾的基本要求。1 高速數(shù)字電路設(shè)計(jì)的幾個(gè)基本概念在高速數(shù)字電路中,由于串?dāng)_、反射、過(guò)沖、振蕩、地彈、偏移等信號(hào)完整性問(wèn)題,本來(lái)在低速電路中無(wú)需考慮的因素在這里就顯得格外重要;另外,隨著現(xiàn)有電氣系統(tǒng)耦合結(jié)構(gòu)越來(lái)越復(fù)雜,電磁兼容性也變成了一個(gè)不能不考慮的問(wèn)題。要解決高速電路設(shè)計(jì)的問(wèn)題,首先需要真正明白高速信號(hào)的概念。高速不是就頻率的高低來(lái)說(shuō)的,而是由信號(hào)的邊沿速度決定的,一般認(rèn)為上升時(shí)間小于4倍信號(hào)傳輸延遲時(shí)可視為高速信號(hào)。即使在工作頻率不高的系統(tǒng)中,也會(huì)出現(xiàn)信號(hào)完整性的問(wèn)題。這是由于隨著集成電路工藝的提高,所用器件I/O端口的信號(hào)邊沿比以前更陡更快,因此在工作時(shí)鐘不高的情況下也屬于高速器件,隨之帶來(lái)了信號(hào)完整性的種種問(wèn)題。
1.開(kāi)料目的:根據(jù)工程資料MI的要求,在符合要求的大張板材上,裁切成小塊生產(chǎn)板件.符合客戶要求的小塊板料.流程:大板料→按MI要求切板→鋦板→啤圓角磨邊→出板鉆孔目的:根據(jù)工程資料,在所開(kāi)符合要求尺寸的板料上,相應(yīng)的位置鉆出所求的孔徑.流程:疊板銷(xiāo)釘→上板→鉆孔→下板→檢查修理沉銅目的:沉銅是利用化學(xué)方法在絕緣孔壁上沉積上一層薄銅.流程:粗磨→掛板→沉銅自動(dòng)線→下板→浸%稀H2SO4→加厚銅圖形轉(zhuǎn)移目的:圖形轉(zhuǎn)移是生產(chǎn)菲林上的圖像轉(zhuǎn)移到板上。流程:(藍(lán)油流程):磨板→印第Y面→烘干→印第二面→烘干→爆光→沖影→檢查;(干膜流程):麻板→壓膜→靜置→對(duì)位→曝光→靜置→沖影→檢查圖形電鍍目的:圖形電鍍是在線路圖形裸露的銅皮上或孔壁上電鍍一層達(dá)到要求厚度的銅層與要求厚度的金鎳或錫層。流程:上板→除油→水洗二次→微蝕→水洗→酸洗→鍍銅→水洗→浸酸→鍍錫→水洗→下板退膜目的:用NaOH溶液退去抗電鍍覆蓋膜層使非線路銅層裸露出來(lái)。流程:水膜:插架→浸堿→沖洗→擦洗→過(guò)機(jī);干膜:放板→過(guò)機(jī)蝕刻目的:蝕刻是利用化學(xué)反應(yīng)法將非線路部位的銅層腐蝕去。綠油目的:綠油是將綠油菲林的圖形轉(zhuǎn)移到板上,起到保護(hù)線路和阻止焊接零件時(shí)線路上錫的作用。流程:磨板→印感光綠油→鋦板→曝光→沖影;磨板→印第Y面→烘板→印第二面→烘板字符目的:字符是提供的一種便于辯認(rèn)的標(biāo)記。流程:綠油終鋦后→冷卻靜置→調(diào)網(wǎng)→印字符→后鋦鍍金手指目的:在插頭手指上鍍上一層要求厚度的鎳金層,使之更具有硬度的耐磨性。流程:上板→除油→水洗兩次→微蝕→水洗兩次→酸洗→鍍銅→水洗→鍍鎳→水洗→鍍金鍍錫板 (并列的一種工藝)目的:噴錫是在未覆蓋阻焊油的裸露銅面上噴上一層鉛錫,以保護(hù)銅面不蝕氧化,以保證具有良好的焊接性能.流程:微蝕→風(fēng)干→預(yù)熱→松香涂覆→焊錫涂覆→熱風(fēng)平整→風(fēng)冷→洗滌風(fēng)干成型目的:通過(guò)模具沖壓或數(shù)控鑼機(jī)鑼出客戶所需要的形狀成型的方法有機(jī)鑼?zhuān)“?,手鑼?zhuān)智姓f(shuō)明:數(shù)據(jù)鑼機(jī)板與啤板的精確度較高,手鑼其次,手切板最低具只能做一些簡(jiǎn)單的外形.測(cè)試目的:通過(guò)電子00%測(cè)試,檢測(cè)目視不易發(fā)現(xiàn)到的開(kāi)路,短路等影響功能性之缺陷.流程:上?!虐濉鷾y(cè)試→合格→FQC目檢→不合格→修理→返測(cè)試→OK→REJ→報(bào)廢終檢目的:通過(guò)00%目檢板件外觀缺陷,并對(duì)輕微缺陷進(jìn)行修理,避免有問(wèn)題及缺陷板件流出.具體工作流程:來(lái)料→查看資料→目檢→合格→FQA抽查→合格→包裝→不合格→處理→檢查OKa
廠家貼片SMTVia hole導(dǎo)通孔起線路互相連結(jié)導(dǎo)通的作用,電子行業(yè)的發(fā)展,同時(shí)也促進(jìn)PCB的發(fā)展,也對(duì)印制板制作工藝和表面貼裝技術(shù)提出更高要求。貼片SMT生產(chǎn)商Via hole塞孔工藝應(yīng)運(yùn)而生,同時(shí)應(yīng)滿足下列要求:(一)導(dǎo)通孔內(nèi)有銅即可,阻焊可塞可不塞;(二)導(dǎo)通孔內(nèi)必須有錫鉛,有一定的厚度要求(4微米),不得有阻焊油墨入孔,造成孔內(nèi)藏錫珠;(三)導(dǎo)通孔必須有阻焊油墨塞孔,不透光,不得有錫圈,錫珠以及平整等要求。隨著電子產(chǎn)品向“輕、薄、短、小”方向發(fā)展,PCB也向高密度、高難度發(fā)展,因此出現(xiàn)大量SMT、BGA的PCB,而客戶在貼裝元器件時(shí)要求塞孔,主要有五個(gè)作用:(一)防止PCB過(guò)波峰焊時(shí)錫從導(dǎo)通孔貫穿元件面造成短路;特別是我們把過(guò)孔放在BGA焊盤(pán)上時(shí),就必須先做塞孔,再鍍金處理,便于BGA的焊接。(二)避免助焊劑殘留在導(dǎo)通孔內(nèi);(三)電子廠表面貼裝以及元件裝配完成后PCB在測(cè)試機(jī)上要吸真空形成負(fù)壓才完成:(四)防止表面錫膏流入孔內(nèi)造成虛焊,影響貼裝;
如果阻抗變化只發(fā)生一次,例如線寬從8mil變到6mil后,一直保持6mil寬度這種情況,要達(dá)到突變處信號(hào)反射噪聲不超過(guò)電壓擺幅的5%這一噪聲預(yù)算要求,阻抗變化必須小于10%。這有時(shí)很難做到,以 FR4板材上微帶線的情況為例,我們計(jì)算一下。如果線寬8mil,線條和參考平面之間的厚度為4mil,特性阻抗為46.5歐姆。線寬變化到6mil后特性阻抗變成54.2歐姆,阻抗變化率達(dá)到了20%。反射信號(hào)的幅度必然超標(biāo)。至于對(duì)信號(hào)造成多大影響,還和信號(hào)上升時(shí)間和驅(qū)動(dòng)端到反射點(diǎn)處信號(hào)的時(shí)延有關(guān)。但至少這是一個(gè)潛在的問(wèn)題點(diǎn)。幸運(yùn)的是這時(shí)可以通過(guò)阻抗匹配端接解決問(wèn)題。如果阻抗變化發(fā)生兩次,例如線寬從8mil變到6mil后,拉出2cm后又變回8mil。那么在2cm長(zhǎng)6mil寬線條的兩個(gè)端點(diǎn)處都會(huì)發(fā)生反射,一次是阻抗變大,發(fā)生正反射,接著阻抗變小,發(fā)生負(fù)反射。如果兩次反射間隔時(shí)間足夠短,兩次反射就有可能相互抵消,從而減小影響。假設(shè)傳輸信號(hào)為1V,第Y次正反射有0.2V被反射,1.2V繼續(xù)向前傳輸,第二次反射有 -0.2*1.2 = 0.24v被反射回。再假設(shè)6mil線長(zhǎng)度極短,兩次反射幾乎同時(shí)發(fā)生,那么總的反射電壓只有0.04V,小于5%這一噪聲預(yù)算要求。因此,這種反射是否影響信號(hào),有多大影響,和阻抗變化處的時(shí)延以及信號(hào)上升時(shí)間有關(guān)。研究及實(shí)驗(yàn)表明,只要阻抗變化處的時(shí)延小于信號(hào)上升時(shí)間的20%,反射信號(hào)就不會(huì)造成問(wèn)題。如果信號(hào)上升時(shí)間為1ns,那么阻抗變化處的時(shí)延小于0.2ns對(duì)應(yīng)1.2英寸,反射就不會(huì)產(chǎn)生問(wèn)題。也就是說(shuō),對(duì)于本例情況,6mil寬走線的長(zhǎng)度只要小于3cm就不會(huì)有問(wèn)題。