一個布局是否合理沒有判斷標準,可以采用一些相對簡單的標準來判斷布局的優(yōu)劣。最常用的標準就是使飛線總長度盡可能短。一般來說,飛線總長度越短,意味著布線總長度也是越短(注意:這只是相對于大多數(shù)情況是正確的,并不是完全正確);走線越短,走線所占據(jù)的印制板面積也就越小,布通率越高。在走線盡可能短的同時,還必須考慮布線密度的問題。如何布局才能使飛線總長度最短并且保證布局密度不至于過高而不能實現(xiàn)是個很復雜的問題。因為,調整布局就是調整封裝的放置位置,一個封裝的焊盤往往和幾個甚至幾十個網絡同時相關聯(lián),減小一個網絡飛線長度可能會增長另一個網絡的飛線長度。如何能夠調整封裝的位置到最佳點實在給不出太實用的標準,實際操作時,主要依靠設計者的經驗觀查屏幕顯示的飛線是否簡捷、有序和計算出的總長度是否最短。飛線是手工布局和布線的主要參考標準,手工調整布局時盡量使飛線走最短路徑,手工布線時常常按照飛線指示的路徑連接各個焊盤。Protel的飛線優(yōu)化算法可以有效地解決飛線連接的最短路徑問題。飛線的連接策略Protel提供了兩種飛線連接方式供使用者選擇:順序飛線和最短樹飛線。在布線參數(shù)設置中的飛線模式頁可以設置飛線連接策略,應該選擇最短樹策略。動態(tài)飛線在有關飛線顯示和控制一節(jié)中已經講到: 執(zhí)行顯示網絡飛線、顯示封裝飛線和顯示全部飛線命令之一后飛線顯示開關打開,執(zhí)行隱含全部飛線命令后飛線顯示開關關閉。
專業(yè)SMT插件PCB布局規(guī)則1、在通常情況下,所有的元件均應布置在電路板的同一面上,只有頂層元件過密時,SMT插件加工廠才能將一些高度有限并且發(fā)熱量小的器件,如貼片電阻、貼片電容、貼片IC等放在底層。2、在保證電氣性能的前提下,元件應放置在柵格上且相互平行或垂直排列,以求整齊、美觀,在一般情況下不允許元件重疊;元件排列要緊湊,元件在整個版面上應分布均勻、疏密一致。3、電路板上不同組件相臨焊盤圖形之間的最小間距應在1MM以上。4、離電路板邊緣一般不小于2MM.電路板的最佳形狀為矩形,長寬比為3:2或4:3.電路板面尺大于200MM乘150MM時,應考慮電路板所能承受的機械強度。PCB設計設置技巧PCB設計在不同階段需要進行不同的各點設置,在布局階段可以采用大格點進行器件布局;對于IC、非定位接插件等大器件,可以選用50~100mil的格點精度進行布局,而對于電阻電容和電感等無源小器件,可采用25mil的格點進行布局。大格點的精度有利于器件的對齊和布局的美觀。PCB設計布局技巧在PCB的布局設計中要分析電路板的單元,依據(jù)起功能進行布局設計,對電路的全部元器件進行布局時,要符合以下原則:1、按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。2、以每個功能單元的核心元器件為中心,圍繞他來進行布局。元器件應均勻、整體、緊湊的排列在PCB上,盡量減少和縮短各元器件之間的引線和連接。3、在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應盡可能使元器件并行排列,這樣不但美觀,而且裝旱容易,易于批量生產。
相信對做硬件的工程師,畢業(yè)開始進公司時,在設計PCB時,老工程師都會對他說,PCB走線不要走直角,走線一定要短,電容一定要就近擺放等等。但是一開始我們可能都不了解為什么這樣做,就憑他們的幾句經驗對我們來說是遠遠不夠的哦,當然如果你沒有注意這些細節(jié)問題,今后又犯了,可能又會被他們罵,“都說了多少遍了電容一定要就近擺放,放遠了起不到效果等等”,往往經驗告訴我們其實那些老工程師也是只有一部分人才真正掌握其中的奧妙,我們一開始不會也不用難過,多看看資料很快就能掌握的。直到被罵好幾次后我們回去找相關資料,為什么設計PCB電容要就近擺放呢,等看了資料后就能了解一些,可是網上的資料很雜散,很少能找到一個很全方面講解的。下面這些內容是我轉載的一篇關于電容去耦半徑的講解,相信你看了之后可以很牛x的回答和避免類似問題的發(fā)生。老師問: 為什么去耦電容就近擺放呢?學生答: 因為它有有效半徑哦,放的遠了失效的。電容去耦的一個重要問題是電容的去耦半徑。大多數(shù)資料中都會提到電容擺放要盡量靠近芯片,多數(shù)資料都是從減小回路電感的角度來談這個擺放距離問題。確實,減小電感是一個重要原因,但是還有一個重要的原因大多數(shù)資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離芯片過遠,超出了它的去耦半徑,電容將失去它的去耦的作用。理解去耦半徑最好的辦法就是考察噪聲源和電容補償電流之間的相位關系。當芯片對電流的需求發(fā)生變化時,會在電源平面的一個很小的局部區(qū)域內產生電壓擾動,電容要補償這一電流(或電壓),就必須先感知到這個電壓擾動。信號在介質中傳播需要一定的時間,因此從發(fā)生局部電壓擾動到電容感知到這一擾動之間有一個時間延遲。同樣,電容的補償電流到達擾動區(qū)也需要一個延遲。因此必然造成噪聲源和電容補償電流之間的相位上的不一致。
隨著PCB設計復雜度的逐步提高,對于信號完整性的分析除了反射,串擾以及EMI之外,穩(wěn)定可靠的電源供應也成為設計者們重點研究的方向之一。尤其當開關器件數(shù)目不斷增加,核心電壓不斷減小的時候,電源的波動往往會給系統(tǒng)帶來致命的影響,于是人們提出了新的名詞:電源完整性,簡稱PI(powerintegrity)。當今國際市場上,IC設計比較發(fā)達,但電源完整性設計還是一個薄弱的環(huán)節(jié)。因此本文提出了PCB板中電源完整性問題的產生,分析了影響電源完整性的因素并提出了解決PCB板中電源完整性問題的優(yōu)化方法與經驗設計,具有較強的理論分析與實際工程應用價值。二、電源噪聲的起因及分析對于電源噪聲的起因我們通過一個與非門電路圖進行分析。圖1中的電路圖為一個三輸入與非門的結構圖,因為與非門屬于數(shù)字器件,它是通過“1”和“0”電平的切換來工作的。隨著IC技術的不斷提高,數(shù)字器件的切換速度也越來越快,這就引進了更多的高頻分量,同時回路中的電感在高頻下就很容易引起電源波動。如在圖1中,當與非門輸入全為高電平時,電路中的三極管導通,電路瞬間短路,電源向電容充電,同時流入地線。此時由于電源線和地線上存在寄生電感,我們由公式V=LdI/dt可知,這將在電源線和地線上產生電壓波動,如圖2中所示的電平上升沿所引入的ΔI噪聲。當與非門輸入為低電平時,此時電容放電,將在地線上產生較大的ΔI噪聲;而電源此時只有電路的瞬間短路所引起的電流突變,由于不存在向電容充電而使電流突變相對于上升沿來說要小。從對與非門的電路進行分析我們知道,造成電源不穩(wěn)定的根源主要在于兩個方面:一是器件高速開關狀態(tài)下,瞬態(tài)的交變電流過大;
第Y章 溶液濃度計算方法在印制電路板制造技術,各種溶液占了很大的比重,對印制電路板的最終產品質量起到關鍵的作用。無論是選購或者自配都必須進行科學計算。正確的計算才能確保各種溶液的成分在工藝范圍內,對確保產品質量起到重要的作用。根據(jù)印制電路板生產的特點,提供六種計算方法供同行選用。1.體積比例濃度計算:定義:是指溶質(或濃溶液)體積與溶劑體積之比值。舉例:1:5硫酸溶液就是一體積濃硫酸與五體積水配制而成。2.克升濃度計算:定義:一升溶液里所含溶質的克數(shù)。舉例:100克硫酸銅溶于水溶液10升,問一升濃度是多少?100/10=10克/升3.重量百分比濃度計算定義:用溶質的重量占全部溶液重理的百分比表示。